|
|
|
Registros recuperados: 69 | |
|
| |
|
| |
|
| |
|
| |
|
| |
|
| |
|
| |
|
| |
|
| |
|
| |
|
| |
|
| |
|
|
Benmohammed, M.; Kission, P.; Jerraya, A.A.. |
Ce papier traite de la synthèse automatique d'un contrôleur reprogrammable dans un environnement de synthèse de haut niveau. Partant d'une spécification comportementale de haut niveau décrivant la fonction du circuit, la synthèse de haut niveau fournit une architecture composée d'un chemin de données et d'un contrôleur. L'architecture générée est flexible du fait de l'utilisation d'un contrôleur à la base d'une ROM et d'un séquenceur figé. L'avantage d'utiliser un contrôleur reprogrammable est de profiter de la nature du matériel (rapidité). Une comparaison sera faite entre les trois solutions offertes actuellement aux concepteurs de processeurs : processeur standard (du marché), processeur câblé (ASIC) ou ASIP. (Résumé d'auteur) |
Tipo: Text |
Palavras-chave: INFORMATIQUE; ARCHITECTURE; SYNTHESE; AUTOMATISATION. |
Ano: 1996 |
URL: http://www.documentation.ird.fr/hor/fdi:010008771 |
| |
|
| |
Registros recuperados: 69 | |
|
|
|